DictionaryForumContacts

   English
Terms for subject Electronics containing is | all forms | exact matches only
EnglishRussian
a brush is pittedщётка подгорает
A further advantage is that the simpler logic circuitry of an up-counter inherently permits a higher clock frequencyдругое достоинство заключается в том, что прямой счётчик заведомо допускает более высокую тактовую частоту благодаря простоте своей логики
A mesochronous signal is one that has the same frequency but an unknown phase offset with respect to the local clockМезохронным называется сигнал, который имеет ту же частоту, что и локальный тактовый сигнал, но сдвиг фаз которого относительно этого сигнала неизвестен (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A perfect clock is defined as perfectly periodic signal that is simultaneous triggered at various memory elements on the chipИдеальным тактовым сигналом называется периодический сигнал, одновременно активизирующий различные запоминающие элементы кристалла (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A plesiochronous signal is one that has nominally the same, but slightly different frequency as the local clockПлезиохронный сигнал имеет частоту, номинально совпадающую с частотой локального тактового сигнала, но всё же немного отличающуюся (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A possible framework for plesiochronous interconnect is shown in Figure 10.3Одно из возможных решений проблемы плезиохронных соединений показано на рис. 10.3 (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A signal that can transition at arbitrary times is considered asynchronousСигнал, который может выполнять переходы в любой момент времени, называется асинхронным (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A synchronous signal is one that has the exact same frequency, and a known fixed phase offset with respect to the local clockСинхронным называется сигнал, имеющий точно такую же частоту, как и локальный тактовый сигнал, и сохраняющий известную фиксированную разность фаз с этим сигналом (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
after the falling edge is applied to the inputпосле снятия импульса на входе (логического элемента ssn)
after the rising edge is applied to the inputпосле приложения к входу фронта импульса (к входу логического элемента ssn)
Although it is possible to synchronize asynchronous signals by detecting events and introducing latencies into a data stream synchronized to a local clockАсинхронные сигналы можно синхронизировать, детектируя события и вводя в поток данных, синхронизированный с локальным тактовым сигналом, периоды ожидания (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
an understanding of these concepts is vital to DSP applicationsПонимание этих моментов является основополагающим фактором в оценке приложений ЦОС (ssn)
electromagnetic environment is time dependent and its description may need a statistical approachэлектромагнитная обстановка зависит от времени и для её описания может требоваться статистический подход (bigmaxus)
falling edge is applied to the inputснятие импульса на входе (логического элемента ssn)
for historical reasons, a rising 0-to-1 delay is often referred to as LH standing for "low-to-high". Correspondingly, a falling 1-to-0 delay may be referred to as HL meaning "high-to-low"Исторически сложилось так, что задержка фронта импульса при переходе с 0 в 1 часто обозначается как LH сокращённо от low-to-high – от низкого к высокому уровню. Соответственно задержка спада при переходе с 1 в 0 обозначается как HL high-to-low – от высокого к низкому уровню (см. 'The Design Warrior's Guide to FPGAs' by Clive "Max" Maxfield 2004)
Functionality is ensured by imposing some strict constraints on the generation of the clock signals and their distribution to the memory elements distributed over the chipТребуемые функциональные возможности обеспечиваются путём наложения определённых строгих условий на генерацию тактовых сигналов и их доставку к запоминающим элементам, расположенным по всему кристаллу (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
game is a drawигра закончилась вничью
is around each core?вокруг каждой жилы? (only for three core cable; только для трёхжильного кабеля Komron)
is cable driedвысушен ли кабель? (Komron)
is layer present?существует ли слой? (Komron)
it is immediately apparent from the foregoing that the exclusive-OR function has a direct application to the process of binary additionиз вышесказанного ясно, что функция "исключающее ИЛИ" имеет непосредственное отношение к операции двоичного сложения
minimum power where the efficiency is non-zeroминимальная мощность, при которой КПД становится отличным от нуля (Konstantin 1966)
modulo-M counter, the counting cycle of which is determined by the preselected number Mсчётчик по модулю M, счётный цикл которого задаётся заранее выбранным числом M (ssn)
not surprisingly, the output of the gate rises 5 ps after the rising edge is applied to the input, and it falls 8 ps after the falling edge is applied to the inputне удивительно, что напряжение на выходе логического элемента возрастает через 5 пс после приложения к входу фронта импульса, и падает через 8 пс после снятия импульса на входе (см. 'The Design Warrior's Guide to FPGAs' by Clive "Max" Maxfield 2004)
output of a system when the input is an edgeреакция системы на входной сигнал с резким фронтом (ssn)
period where data is not validвремя, в течение которого данные недостоверны (ssn)
period where data is validвремя, в течение которого данные остаются достоверными (ssn)
periodic signal that is simultaneous triggered at various memory elements on the chipпериодический сигнал, одновременно активизирующий различные запоминающие элементы кристалла (ssn)
rising edge is applied to the inputприложение к входу фронта импульса (к входу логического элемента ssn)
Since the transmitted signal can arrive at the receiving module at a different rate than the local clock, one needs to utilize a buffering scheme to ensure all data is receivedПоскольку переданный сигнал может поступать на принимающий модуль со скоростью, отличной от задаваемой локальным генератором, для обеспечения приёма всех данных необходимо использовать какую-нибудь схему буферизации (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
the current is already turned offток уже выключен
the length of the uncertainty period, or the period where data is not valid, places an upper bound on how fast a synchronous interconnect system can be clockedПродолжительность периода неопределённости времени, в течение которого данные недостоверны определяет верхнюю границу того, насколько быстро можно переключать систему синхронного межсоединения (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003)
the spatial variation in arrival time of a clock transition on an integrated circuit is commonly referred to as clock skewПространственные колебания времени прибытия перехода тактового сигнала в интегральную схему принято называть расфазировкой тактовых импульсов (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003)
the tube is operated under limiting conditionsлампа работает в режиме ограничения
there is but one thing to doесть только один выход
this approach has the useful property that a stored value remains valid as long as the supply voltage is applied to the circuit, hence the name staticДанный подход полезен тем, что записанное значение хранится до тех пор, пока на схему подаётся напряжение отсюда и название – статическая память (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
time is overdueвремя просрочено
value on the diagram which is shown as DRзначение, которое на диаграмме показано как DR (ssn)